ADI參考電路
利用500 MSPS/1GSPS DDS AD9958/AD9858和AD9515時脈分配IC 以實現高性能之ADC的低抖動採樣時脈產生器(英文)
http://www.analog.com/…/circuits-from-the-lab/CN0109/vc.html
時脈產生器電路 在 Analog Devices台灣亞德諾半導體股份有限公司 Facebook 的最讚貼文
ADI實驗室參考電路
採用外部單頻率參考的高動態範圍射頻發射器信號鏈,適合DAC取樣時脈和IQ調變器用之本地震盪產生器(CN0243)(中文)
電路類型:時脈、RF/IF、信號產生、信號處理
優化目標:高速度、低失真
應用:通信、現場儀器儀表和智慧發射器、儀表儀器和測量
http://www.analog.com/…/circuits-from-the-lab/CN0243/vc.html
時脈產生器電路 在 循序邏輯電路之設計及應用_PART A 時脈產生器_1.前言 的推薦與評價
DeltaMOOCx 台達磨課師是高中/高工及大學的免費公益磨課師(MOOCs)平臺。練習題、討論、教師輔導及更多數位課程資源,請 ... ... <看更多>
時脈產生器電路 在 巨禮音響- Esoteric G-02X時脈產生器對於聲音品質 ... - Facebook 的推薦與評價
新一代的G-02X內建與自家頂級Grandioso G1時脈產生器相同的「寬頻時脈緩衝放大器(Wide Range Clock Buffer Amplifiers)」,具備高速晶體在高頻率之下擁有優異的性能表現 ... ... <看更多>
時脈產生器電路 在 [問題] 非重疊時脈產生器VS 反向器- 看板Electronics 的推薦與評價
請問像是切換式電容必須使用到外部兩個非重疊的時脈...
這時候一般都會使用非重疊時脈產生器...
請問這和一般反向器的差別是...
以及為何要在時脈產生器裡面加入反向器增加延遲呢!?
切換電容不是只跟時脈週期、頻率有關係而已嗎 @@ 增加延遲的用意是!?
還是因為單純的反向器不能確保上升&下降邊界不會Overlap...所以要增加延遲!?
然後我想問除頻器電路... @@ 請問這方面要去哪找相關電路...我需要架構 ^^a
2MHz去降成3.33k/5k/8.33k/0.33MHz...這有可能Full Custom去Lay嗎~~感覺不可行 ^^|
再問個問題CIC目前.35製程,四月這梯後就開始不准使用Cell-Based,
那有使用到數位電路部份的話,各位高手都手動去Lay嗎,
還是因此數位時脈部份都外灌去調整驗證呢,煩請大大為小弟解惑 :)
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.113.150.126
... <看更多>